# FONTE DE ALIMENTAÇÃO CC-CC 0-50V/0-10A EM PONTE COMPLETA COM CONTROLE POR DESLOCAMENTO DE FASE E COMUTAÇÃO ZVS

Marcelo Brunoro Serviço Nacional de Aprendizagem Industrial - SENAI Centro de Educação e Tecnologia "Arivaldo Fontes" - CENATEC Vitória - ES - Brasil - Tel: (027) 325.0255 E-Mail: ctndi@es.senai.br

Resumo - Este artigo apresenta uma fonte chaveada cc-cc de alto desempenho projetada para produzir uma saída ajustável em tensão e corrente. A fonte proposta é baseada numa versão modificada do conversor cc-cc em ponte completa com comutação sob tensão nula e controle por deslocamento de fase. Foi incorporado indutores auxiliares para proporcionar comutação sob tensão nula em toda faixa de variação de carga, bem como um circuito para o grampeamento da tensão dos diodos do retificador de saída. O estágio de controle utiliza duas malhas operando em cascata. A malha mais interna mantém a corrente de saída regulada, enquanto a malha externa mantém constante a tensão de saída, num valor especificado, independente das variações de carga e da tensão de entrada. Para obter um conversor de alta confiabilidade, o circuito de controle foi implementado usando-se somente dois CIs. O regulador por deslocamento de fase CI UC3875 gera os sinais de comando para os MOSFETs. Os controladores das malhas de tensão e corrente foram implementados usando o CI TL074. A análise teórica e os resultados experimentais foram obtidos para uma fonte chaveada 0-50V/0-10A operando em 100kHz.

Abstract - This paper presents a high performance dc-dc switching mode power supply designed to provide an adjustable voltage and current output. The proposed power supply is based on a modified version of the full-bridge phase-shift dc-dc converter, which incorporates commutation auxiliary inductors to provide zero voltage switching for the entire load range, as well as a commutation aid circuit to clamp the output diode voltage. The control strategy is based on two control loops operating in cascade mode. The inner loop maintains a regulated output current, whereas the external voltage loop keeps the regulated output voltage, independently of load changes and input voltage variations. To obtain a high reliability converter, the control circuit has been implemented using just two ICs. The phase-shift regulator UC3875 IC generates the gate drive signal to the MOSFETs. The control loop regulators are implemented using the TL074 IC. Theoretical analysis and experimental results have been obtained for a 0-50V/0-10A power supply operating at 100kHz.

## I. INTRODUÇÃO

Esforços têm sido realizados para substituir as fontes de alimentação convencionais por fontes chaveadas ("SMPS"). As fontes chaveadas operando em alta freqüência proporcionam baixo peso e volume. Entretanto, para se obter alto desempenho, a técnica de comutação sob tensão nula ("ZVS") vem sendo utilizada [1].

Para altos níveis de potência o conversor cc-cc em ponte completa com comutação sob tensão nula e controle por deslocamento de fase parece ser uma escolha atrativa, uma vez que ele propicia alta eficiência com baixas interferências eletromagnéticas [2,3,4,5]. Além da operação em alta José Luiz F. Vieira Universidade Federal do Espírito Santo Departamento de Engenharia Elétrica - LEPAC CP: 01-90119060-970 - Vitória - ES - Brasil Tel: (027) 335.2699 - Fax: (027) 335.2650 E-Mail: j.vieira@ele.ufes.br

freqüência, este conversor incorpora vantagens de baixas perdas por condução [11].

Várias estratégias tem sido propostas na literatura para superar algumas desvantagens deste conversor. A oscilação e a sobretensão que ocorrem nos diodos retificadores de saída podem ser reduzidas usando um circuito de grampeamento [3,5,6,7,11]. A limitação da faixa de variação da carga que garante comutação sob tensão nula pode ser estendida usando as técnicas propostas em [8,9,10,16].

Este artigo apresenta uma fonte chaveada ajustável em tensão e corrente, baseada em um conversor cc-cc em ponte completa com comutação "ZVS". A utilização do controle por deslocamento de fase permite ajustar a tensão (0-50V) e a corrente (0-10A) de saída. O diagrama de blocos da fonte chaveada ajustável é mostrado na Fig. 1.



Fig. 1- Diagrama de blocos da fonte chaveada ajustável em tensão e corrente.

## II. DIAGRAMA DO ESTÁGIO DE POTÊNCIA

O diagrama do estágio de potência da fonte chaveada ajustável é mostrado na Fig. 2. Trata-se de um conversor cccc de alto desempenho baseado no conversor "FB-ZVS-PWM" [2,3,4].



Fig. 2 - Diagrama do estágio de potência da fonte chaveada.

Para reduzir as oscilações e a sobretensão que ocorrem nos diodos retificadores de saída, este conversor utiliza o circuito de grampeamento proposto em [5,11]. Além disso, para proporcionar comutação "ZVS" em toda faixa de carga, com baixa corrente de magnetização, indutores auxiliares de comutação foram incluídos [9].

O circuito de comando dos MOSFETs utiliza o conceito de tiristor dual [12], e é mostrado dentro das linhas tracejadas da Fig. 15. Este método evita que uma chave seja ligada antes que sua tensão reduza até próximo de zero. Portanto o circuito do tiristor dual adapta o tempo morto de cada braço, de forma a garantir comutação "ZVS". Logo, isto requer energia suficiente armazenada nos elementos magnéticos para descarregar as capacitâncias intrínsecas das chaves. Além disso, os braços do conversor são protegidos contra curto-circuito, aumentando a confiabilidade do conversor [9].

## A. Princípio de Operação

Este conversor opera com controle por deslocamento de fase. Este método de controle proporciona tensão em três níveis entre os pontos médios dos braços do conversor.

As comutações dos braços ocorrem sob condições diferentes. A comutação do braço esquerdo leva o conversor do estágio de transferência de potência (estágio ativo) para o estágio de roda livre (estágio passivo). A fonte de corrente de saída refletida ao primário do transformador  $I_0$ ' assegura a descarga linear das capacitâncias intrínsecas das chaves. O indutor auxiliar  $L_1$  foi incluído para garantir comutação "ZVS" principalmente para a operação a vazio.

A comutação do braço direito é realizada com a fonte de corrente de saída curto-circuitada pelos diodos de saída. Esta comutação leva o conversor do estágio passivo para o ativo. Deste modo, a energia disponível para realizar esta comutação é armazenada em  $L_r$  e no indutor auxiliar  $L_2$ . Introduzindo o indutor auxiliar  $L_2$  a comutação "ZVS" é assegurada desde a vazio até a plena carga, com baixos valores de  $L_r$ . Para valores elevador de  $L_r$ , o aumento e redução da corrente neste indutor provoca uma redução na razão cíclica disponível no primário do transformador [4,9].

### B. Etapas de Operação

Um meio-ciclo de operação do conversor pode ser descrito por sete etapas. Os circuitos equivalentes destas etapas estão mostradas na Fig. 3. De modo a simplificar a análise as seguintes considerações foram feitas:

 o modelo do MOSFET é formado por uma chave ideal com baixa queda de tensão durante a condução;

- o modelo do diodo é um diodo ideal com baixa queda de tensão durante a condução e uma capacitância constante;

- o modelo do transformador é representado por um tranformador ideal com uma indutância de dispersão e uma capacitância parasita. A indutância de magnetização é grande o suficiente e sua corrente é dispresível;

- a indutância de dispersão  $L_{lk}$  apresenta um baixo valor, que é bem menor do que a indutância ressonante  $L_r$ ;

- os indutores auxiliares de comutação são considerados como fontes de corrente durante a comutação. Uma vez que suas indutâncias são bem maiores que  $L_r$  e  $L_{lk}$ . Exceto para

os pequenos intervalos de comutação, as correntes nos indutores auxiliares não causam efeito na operação do conversor. Portanto, elas podem ser omitidas nos circuitos equivalentes das etapas de operação.

Antes do instante  $t_0$ , a corrente de saída  $I_0$  estava em roda-livre através dos diodos de saída  $D_3$  e  $D_4$ , com a corrente em  $D_4$  muito maior que a corrente de  $D_3$ . Além disso, a corrente no primário do transformador estava em roda-livre através de  $S_1$ ,  $D_{M1}$ ,  $S_2$  e  $D_1$ . O diodo  $D_1$  estava conduzindo a diferença entre a corrente de  $L_r$  ( $i_{Lr}$ ) e a corrente de primário do transformador ( $i_P$ ).

**1° Etapa** (**t**<sub>0</sub>, **t**<sub>1</sub>) - comutação ressonante do braço direito: no instante t<sub>0</sub>, S<sub>2</sub> é desligada, v<sub>CM3</sub> = V<sub>in</sub>, e i<sub>Lr</sub> = I<sub>0</sub>'. Durante esta etapa v<sub>CM2</sub>, v<sub>CM3</sub> e i<sub>Lr</sub> variam de forma ressonante. Como I<sub>0</sub> está em roda-livre através de D<sub>3</sub> e D<sub>4</sub>, a comutação é garantida pela energia armazenada em L<sub>r</sub> e L<sub>2</sub>. Esta etapa termina no instrante t<sub>1</sub>, quando v<sub>CM3</sub> chega a zero, i<sub>Lr</sub> torna-se igual a i<sub>P</sub>, e D<sub>1</sub> é bloqueado.

**2<sup>a</sup> Etapa (t<sub>1</sub>, t<sub>2</sub>) - decrescimento linear de i<sub>Lr</sub> e i<sub>P</sub>:** no instante t<sub>1</sub>, D<sub>M3</sub> inicia sua condução, somente após isto, S<sub>3</sub> é ligada com tensão nula. Durante esta etapa i<sub>Lr</sub> e i<sub>P</sub> decrescem linearmente, I<sub>0</sub> é mantida em roda-livre através de D<sub>3</sub> e D<sub>4</sub>, e existe uma pequena ressonância entre C<sub>D1</sub>, C<sub>D2</sub>, C<sub>P</sub> e L<sub>ik</sub>, que pode ser desprezada. No final desta etapa i<sub>Lr</sub> e i<sub>P</sub> chegam a zero, e as correntes através de D<sub>3</sub> e D<sub>4</sub> atingem o mesmo valor.

**3<sup>a</sup> Etapa** (**t**<sub>2</sub>, **t**<sub>3</sub>) - crescimento linear de i<sub>Lr</sub> e i<sub>P</sub>: durante esta etapa i<sub>Lr</sub> e i<sub>P</sub> aumentam linearmente através de S<sub>1</sub> e S<sub>3</sub>, e I<sub>0</sub> é ainda mantida em roda-livre através de D<sub>3</sub> e D<sub>4</sub>. A pequena ressonância mencionada na 2<sup>a</sup> etapa pode ser também desprezada. Entretanto, v<sub>CD2</sub> pode ser considerada igual a V<sub>in</sub>. No fim desta etapa i<sub>Lr</sub> e i<sub>P</sub> tornam-se iguais a I<sub>0</sub>', e a corrente em D<sub>4</sub> torna-se zero.

**4°** Etapa (t<sub>3</sub>, t<sub>4</sub>) - crescimento ressonante de v<sub>Cp</sub> e v<sub>Cp1</sub>: durante esta etapa v<sub>Cp</sub>, v<sub>CD1</sub>, v<sub>CD2</sub> e i<sub>Lr</sub> variam de forma ressonante. Devido a esta ressonância, i<sub>Lr</sub> aumenta ultrapassando a i<sub>P</sub> = I<sub>0</sub>°. Começa a haver transferência de potência de V<sub>in</sub> para a carga, através de S<sub>1</sub>, S<sub>3</sub> e D<sub>3</sub>. O processo de recuperação reversa de D<sub>4</sub> é iniciado, e sua tensão aumenta até atingir a tensão total do secundário. Esta etapa termina em t<sub>4</sub>, quando v<sub>Cp</sub> = V<sub>in</sub> e v<sub>CD2</sub> atinge zero.

**5ª Etapa (t<sub>4</sub>, t<sub>5</sub>) - transferência de potência:** durante esta etapa, a potência da fonte V<sub>in</sub> é transferida para a carga através de S<sub>1</sub>, S<sub>3</sub> e D<sub>3</sub>. O diodo de grampeamento D<sub>2</sub> conduz a diferença entre i<sub>Lr</sub> e i<sub>P</sub>. Devido ao processo de recuperação reversa de D<sub>4</sub>, esta tensão apresenta uma oscilação causada por C<sub>D4</sub> e L<sub>4k</sub>. Como a tensão do primário do transformador é grampeada em V<sub>in</sub>, v<sub>CD4</sub> é grampeada na tensão total de secundário.

**6<sup>a</sup> Etapa** (**t**<sub>5</sub>, **t**<sub>6</sub>) - **comutação linear do braço esquerdo:** no instante t<sub>5</sub>, S<sub>1</sub> é desligada. Durante esta etapa v<sub>CM1</sub>, v<sub>CM4</sub> e v<sub>Cp</sub> variam linearmente devido a presença de I<sub>0</sub>' e i<sub>L1</sub>. A corrente i<sub>Lr</sub> é mantida em roda-livre através de S<sub>3</sub> e D<sub>2</sub>. A tensão v<sub>CD4</sub>, e a corrente i<sub>P</sub> variam de forma ressonante por causa de C<sub>D4</sub> e L<sub>lk</sub>. No final desta etapa, v<sub>CM4</sub> e v<sub>CD4</sub> chegam a zero.

**7<sup>a</sup> Etapa (t<sub>6</sub>, t<sub>7</sub>) - etapa de roda-livre:** no instante t<sub>6</sub>, D<sub>M4</sub> inicial sua condução e, somente após isto, S<sub>4</sub> é ligada com tensão zero. Durante esta etapa I<sub>0</sub> está em roda livre através de D<sub>3</sub> e D<sub>4</sub>, com a corrente de D<sub>3</sub> muito maior que a corrente de D<sub>4</sub>. Além disso, i<sub>P</sub> está em roda-livre através de S<sub>4</sub>, D<sub>M4</sub>, S<sub>3</sub> c D<sub>2</sub>. O diodo de grampeamento D<sub>2</sub> está conduzindo a diferença entre i<sub>L</sub> e i<sub>P</sub>.

As principais formas de onda, juntamente com as tensões de comando das chaves, são mostradas na Fig. 4.



#### C. Análise das Comutações

# C.1 - Comutação ressonante do braço direito

Esta comutação sempre ocorre quando a fonte de corrente de saída está curto-circuitada pelos diodos de saída. Deste modo, a energia disponível para realizar a comutação está armazenada em L<sub>r</sub> e L<sub>2</sub>. Esta análise pode ser feita baseada no circuito simplificado mostrado na Fig. 5, em que I<sub>0</sub>' está em roda livre através da ponte de diodos equivalente, e L<sub>2</sub> foi considerada uma fonte de corrente. Inicialmente, v<sub>Cr</sub> = V<sub>in</sub> e i<sub>Lr</sub> = -I<sub>0</sub>'. Durante esta comutação v<sub>Cr</sub> e i<sub>Lr</sub> variam de forma ressonante até v<sub>Cr</sub> se tornar igual a zero.



As equações relevantes, válidas para  $|i_{Lr}(t)| \le I_0$ ', são:

,

onde:

$$\mathbf{v}_{\mathrm{Cr}}(\mathbf{t}) = \mathbf{V}_{\mathrm{in}} - \sqrt{\frac{\mathbf{L}_{\mathrm{r}}}{\mathbf{C}_{\mathrm{r}}}} \left( \mathbf{I}_{0}^{\prime} + \mathbf{I}_{\mathrm{L}_{2}} \right) \operatorname{sen} \boldsymbol{\omega}_{0} \mathbf{t}$$
(1)

$$i_{Lr}(t) = I_{L_2} - (I_0' + I_{L_2}) \cos \omega_0 t$$
 (2)

$$\omega_0 = 1 / \sqrt{L_r \cdot C_r}$$
 é a freqüência angular de ressonância (3)

$$C_r = C_{M1} + C_{M4} = C_{M2} + C_{M3} \acute{e}$$
 a capacitância ressonante (4)

Como pode ser visto na Fig. 5, enquanto  $i_{Lr}$  é negativa esta corrente é somada a  $I_{L2}$ , definindo a corrente de descarga de  $C_r$ . Portanto, para determinar o valor de  $I_{L2}$ , que assegure comutação "ZVS" para toda a faixa de carga, as seguintes condições devem ser observadas:

1)  $I_0$ '<  $I_{L2}$ : como o máximo valor que  $i_{Lr}$  atinge é  $I_0$ ', o qual é menor que  $I_{L2}$ , haverá sempre uma corrente resultante disponível para descarregar  $C_r$ . Quando  $i_{Lr}$  torna-se positivo ela não mais contribui para descarregar  $C_r$ ;

2)  $I_0' \ge I_{L2}$ : neste caso, deve-se garantir que a comutação se complete antes  $i_{Lr}$  se torne igual  $I_{L2}$ . A partir deste instante, a corrente resultante não mais atua descarregando  $C_r$ . O caso mais crítico ocorre quando  $I_0' = I_{L2}$ . Esta condição pode ser verificada pelas formas de onda mostradas na Fig. 6. Para  $i_{Lr}(t) = I_0'$  e  $I_{L2} = I_0'$ , e de (2) resulta:  $\omega_0 t = \pi / 2$ . De (1) para  $v_{Cr}(t) = 0$ , obtém-se o valor de  $I_{L2}$  que garante comutação "ZVS" para toda faixa de carga:



Fig. 5 - Circuito simplificado da comutação do braço direito.



Fig. 6 - Comutação do braço direito para I<sub>0</sub>'=I<sub>L2</sub>.

#### C.2 - Comutação do Braço Esquerdo

Esta comutação sempre ocorre quando  $I_0$ ' está ativo, o que provoca um aumento linear de  $v_C$ . A fonte de corrente  $I_{L1}$  assegura a descarga de  $C_r$  principalmente para  $I_0$ ' = 0. Esta análise pode ser feita baseada no circuito da Fig. 7.



## Fig. 7 - Circuito simplificado da comutação do braço esquerdo.

O valor de  $I_{L1}$  pode ser estabelecido com o objetivo de descarregar  $C_r + C_p$  num tempo especificado  $\Delta t_1$ , como:

$$I_{L_{i}} \geq \frac{\left(C_{r} + C_{p}\right) V_{in}}{\Delta t_{1}}$$
(6)

## III. ESTÁGIO DE CONTROLE

A estrutura de controle, mostrada pelo diagrama de blocos da Fig. 8, foi desenvolvida para permitir que o conversor cc-cc opere como uma fonte de alimentação no modo tensão (fonte de tensão), ou no modo corrente (fonte de corrente). Para isto, adotou-se uma estrutura composta por duas malhas de controle que operam em cascata. Esta estratégia possibilita o ajuste e a regulação, de forma individualizada, da tensão e da corrente na saída do conversor.



Fig. 8 - Diagrama de blocos do estágio de controle.

Quando a corrente do indutor do filtro de saída é menor do que o valor definido pelo limitador de corrente (correspondendo à tensão  $v_{Ilim}$ ), o conversor cc-cc opera como uma fonte de tensão. Nesta condição as duas malhas de controle operam em cascata, e o controlador de tensão define a referência de corrente. Além disso, o conversor cc-cc pode operar como uma fonte de corrente para valores de corrente do indutor do filtro de saída maiores que o limite de corrente. Neste caso, somente a malha interna de corrente está ativada.

## A. Malha de Corrente

(5)

O estágio de controle usa uma malha interna rápida para manter a corrente de saída regulada num valor de referência (correspondendo à tensão  $v_{lref}$ ). O limitador de corrente assegura a operação do conversor como uma fonte de corrente ajustável. Conseqüentemente, a corrente de saída segue o valor definido pelo limitador de corrente ( $v_{llim}$ ).

O estágio de potência do conversor cc-cc pode ser considerado como um conversor "*Buck*" para a análise de controle. Por esta razão, a malha de corrente pode ser representada pelo circuito equivalente mostrado na Fig. 9.



Fig. 9 - Circuito equivalente da malha de corrente.

A taxa de variação finita de  $i_{Lr}$  reduz a razão cíclica da tensão do secundário, que pode ser expressa como [14]:

$$D_{\rm eff} = D - \Delta D \tag{7}$$

$$\Delta \mathbf{D} = \frac{4\mathbf{n}\mathbf{f}_{s}\mathbf{L}_{r}}{\mathbf{V}_{in}} \left( \mathbf{I}_{Lo} - \frac{\mathbf{V}_{0}}{4\mathbf{f}_{s}\mathbf{L}_{0}} (1 - \mathbf{D}) \right)$$
(8)

onde D é a razão cíclica da tensão do primário do transformador definida pelo circuito de controle,  $\Delta D$  é a perda de razão cíclica devido à taxa de variação finita (crescimento e decrescimento) da corrente do primário do transformador,  $n = N_s/N_p$  é a relação de transformação do transformador,  $V_{in} e V_0$  são as tensões de entrada e saída,  $f_s$  é a freqüência de chaveamento,  $I_{Lo}$  é a corrente do indutor do filtro de saída e  $L_0$  é a indutância do filtro de saída.

A análise de pequenos sinais é realizada considerando uma pequena componente de perturbação ca sobre o valor de regime permanente das variáveis do conversor. Portanto, a razão cíclica efetiva pode ser escrita como:

$$\mathbf{d}_{\rm eff} = \mathbf{D}_{\rm eff} - \hat{\mathbf{d}}_{\rm eff} \tag{9}$$

onde d<sub>eff</sub> é a razão cíclica efetiva da tensão do secundário do transformador, D<sub>eff</sub> é a componente cc de d<sub>eff</sub> e  $\hat{d}_{eff}$  é a perturbação de pequeno sinal de d<sub>eff</sub>.

Baseado na análise de pequenos sinais e no modelamento de valores médios apresentado em [14] pode-se obter, para  $V_{\rm in}$  constante, um circuito simplificado de pequenos sinais para o conversor cc-cc operando no modo contínuo de condução. Este circuito simplificado, mostrado na Fig. 10, foi desenvolvido assumindo que a variação total de d<sub>eff</sub> é dada por:

 $\hat{d}_{eff} = \hat{d} - \hat{d}_i$ 

onde:

$$\hat{d}_{i} = -\frac{R_{d}}{nV_{c}}\hat{i}_{Lo}$$
(11)

$$R_d = 4n^2 f_s L_r \tag{12}$$

 $\hat{d}$  é uma perturbação de pequeno sinal da razão cíclica D,  $\hat{d}_i$ é o efeito da modulação da razão cíclica de  $d_{eff}$  devido à variação da corrente do indutor do filtro de saída, e  $R_d$  é uma reatância equivalente.



Fig. 10 - Circuito simplificado do modelo de pequenos sinais.

A função de transferência de pequenos sinais, obtida da Fig. 10 é:

$$\frac{\hat{i}_{L_0}(s)}{\hat{d}_{eff}(s)} = \frac{nV_{in}}{R_0} \cdot \frac{1 + sC_0(R_0 + Rse)}{s^2 L_0 C_0 \left(1 + \frac{Rse}{R_0}\right) + s \left[\frac{L_0}{R_0} + RseC_0\right] + 1}$$
(13)

substituindo (10) e (11) em (13) resulta em:

$$\frac{\hat{\mathbf{f}}^{\tau_{\sigma}}(s)}{\hat{\mathbf{d}}(s)} = \frac{\pi \mathbf{V}^{\sigma}}{\mathbf{R}^{\sigma}} \cdot \frac{1 + sC^{\sigma}(\mathbf{R}^{\sigma} + \mathbf{R}se)}{s^{2}L^{\sigma}C^{\sigma}\left(1 + \frac{\mathbf{R}se}{\mathbf{p}_{\sigma}}\right) + s\left[\frac{L^{\sigma}}{\mathbf{p}_{\sigma}} + \mathbf{R}seC^{\sigma} + \mathbf{R}^{d}C^{\sigma}\left(1 + \frac{\mathbf{R}se}{\mathbf{p}_{\sigma}}\right)\right] + \frac{\mathbf{R}^{\sigma}}{\mathbf{p}_{\sigma}} + 1$$

Para modulação por largura de pulso direto ("*direct duty cicle PWM*") da Fig. 9, a função de transferência de pequenos sinais  $\hat{d}(s)/\hat{v}_{CA}(s)$  é dada por [12]:

$$\frac{\hat{\mathbf{d}}(\mathbf{s})}{\hat{\mathbf{v}}_{CA}(\mathbf{s})} = \frac{1}{\mathbf{V}_{d}} \tag{15}$$

onde a tensão de controle  $v_{CA}$  é a saída do controlador de corrente, que consiste de uma componente cc e uma perturbação de pequeno sinal  $\hat{v}_{CA}(s)$ , e  $V_d$  é o valor máximo da forma de onda dente-de-serra  $v_d$ .

A malha de corrente pode ser representada pelo diagrama de blocos da Fig. 11, de onde pode-se obter a seguinte função de transferência:

$$\hat{v}_{SH}(s) = \frac{A \cdot R_{SH}}{V_d} \cdot \frac{i_{Lo}(s)}{\hat{d}(s)}$$
 (16)

onde:

(10)

(14)

$$\hat{v}_{SH}(s) = A.R_{SH}.\hat{i}_{Lo}(s)$$
 (17)

é a perturbação de pequeno sinal da tensão amplificada  $v_{SH}$ ,  $R_{SH}$  é a resistência "*shunt*" e A é o ganho do amplificador diferencial de tensão.



Fig. 11 - Diagrama de blocos da malha de corrente.

O controlador PI da malha de corrente apresenta a seguinte função de transferência de pequenos sinais:

$$\frac{\hat{\mathbf{v}}_{CA}(s)}{\hat{\mathbf{v}}_{SH}(s)} = \frac{\mathbf{R}_2}{\mathbf{R}_1} \cdot \frac{s + 1/\mathbf{R}_2 \mathbf{C}_1}{s}$$
(18)

Portanto, a função de transferência total à malha aberta de corrente  $T_{OL}(s)$  é obtida da Fig. 11, multiplicando-se (16) e (18).

Os parâmetros do controlador PI podem ser encontrados seguindo o procedimento de projeto descrito em [12] ou pelo uso do método descrito em [15]. Entretanto, para usar o diagrama de Bode para determinar a compensação apropriada à malha fechada de corrente, a freqüência de cruzamento de  $T_{OL}(s)$  deve ser muito menor que a freqüência de chaveamento. Isto pode ser assegurado assumindo:

$$\mathbf{f}_{\text{leross}} = \frac{\mathbf{f}_{\text{s}}}{10} \tag{19}$$

onde a freqüência de cruzamento  $f_{Icross}$  é a freqüência em que o ganho de  $T_{OL}(s)$  se torna igual a 1 (0 dB).

A margem de fase de  $T_{OL}(s)$  em  $f_{Icross}$  determina a resposta transitória da corrente do indutor do filtro de saída. Geralmente, uma margem de fase maior que 45° é usada para se obter o desempenho transitório satisfatório para a malha fechada de corrente.

O ângulo de fase do controlador PI da malha de corrente em  $f_{Icross}$  é dado por:

$$\phi_c = PM - \phi_1 - 180^0 \tag{20}$$

Para determinar o controlador PI da malha de corrente é necessário conhecer os valores de  $f_{Icross}$ ,  $G_1$ ,  $\phi_1$  e da

Eletrônica de Potência - Vol. 4, nº1, Setembro de 1999

capacitância C<sub>1</sub> do controlador PI. Portanto, as resistências do controlador PI podem ser obtidas por:

$$\mathbf{R}_1 = \mathbf{G}_1 \cdot \mathbf{R}_2 \tag{21}$$

$$\mathbf{R}_{2} = \frac{1}{2\pi \mathbf{f}_{\text{leross}} \cdot \mathbf{C}_{1} \cdot \mathbf{tg}(-\phi_{c})}$$
(22)

#### B. Malha de Tensão

A malha externa é responsável por manter a tensão de saída regulada, em um valor de referência. Quando o conversor cc-cc opera como uma fonte de tensão ajustável, a tensão de saída segue a referência de tensão (v<sub>Vref</sub>).

A análise e o projeto da malha de tensão podem ser feitos de maneira simples, desde que ela esteja separada dinamicamente da malha de corrente. Isto pode ser garantido fazendo:

$$f_{Vcross} = \frac{f_{lcross}}{10}$$
(23)

onde  $f_{Vcross}$  e a freqüência de cruzamento da função de transferência total à malha aberta de tensão.

Conseqüentemente, a função de transferência à malha fechada de corrente pode ser considerada como um simples ganho pela malha de tensão, que é dada por:

$$\frac{\hat{\mathbf{i}}_{\text{Lo}}(s)}{\hat{\mathbf{v}}_{\text{VA}}(s)} = \frac{1}{\mathbf{A}.\mathbf{R}_{\text{SH}}}$$
(24)

O estágio de potência do conversor cc-cc pode ser representado pelo circuito equivalente mostrado na Fig. 12, do qual se obtém-se a seguinte função de transferência:

$$\frac{\hat{v}_{0}(s)}{\hat{i}_{L0}(s)} = R_{0} \frac{C_{0} Rse.s + 1}{C_{0}(R_{0} + Rse)s + 1}$$

$$\hat{i}_{L0} \begin{pmatrix} & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & & \\ & &$$

Fig. 12 - Circuito equivalente do modelo.

A malha de tensão pode ser representada pelo diagrama de blocos mostrado na Fig. 13, do qual pode-se obter:





Fig. 13 - Diagrama de blocos da malha de tensão.

Como pode ser observado pela Fig. 13, a realimentação de tensão é feita de forma unitária, ou seja, a tensão de saída é introduzida diretamente no somador do controlador de tensão. Este tipo de realimentação pode ser implementada pelo circuito mostrado na Fig. 14. A vantagem desta configuração, é que o controlador de tensão trabalha com ganhos cc menores (relação entre as resistências do controlador). Isto se deve ao fato de, não havendo atenuação no valor alternado da tensão de saída, o ganho do controlador de tensão não precisa compensar esta atenuação.



Fig. 14 - Diagrama do controlador de tensão.

O circuito da Fig. 14 amplifica somente o nível alternado da tensão V<sub>0</sub>. Entretanto, requer o uso de um divisor de tensão, formado pelos resistores  $R_3 \in R_5$ , para adequar o nível contínuo da tensão de saída ao nível da tensão V<sub>Vref</sub>. O valor da resistência  $R_5$  é determinado pela seguinte equação:

$$\mathbf{R}_{5} = \frac{\mathbf{V}_{\mathsf{vref}}}{\mathbf{V}_{0} - \mathbf{V}_{\mathsf{vref}}} \cdot \mathbf{R}_{3} \tag{27}$$

A função de transferência à malha aberta de tensão pode ser obtida a partir das equações (22) e (23).

A função de transferência do controlador PI de tensão é dado por:

$$\frac{\hat{\mathbf{v}}_{VA}(s)}{\hat{\mathbf{v}}_{0}(s)} = \frac{\mathbf{R}_{4}}{\mathbf{R}_{3}} \frac{s + 1/\mathbf{R}_{4}\mathbf{C}_{2}}{s}$$
(28)

Usando o mesmo procedimento descrito para a malha de corrente, pode-se determinar os parâmetros do controlador PI de tensão.

O estágio de controle foi implementado usando somente dois CIs. O regulador por deslocamento de fase CI UC3875 gera os sinais de comando para os MOSFETs. Os controladores das malhas de tensão e corrente foram implementados pelo CI TL074. O circuito completo da malha de controle é mostrado na Fig. 15.

#### IV. EXEMPLO DE PROJETO E RESULTADOS EXPERIMENTAIS

Um protótipo de laboratório foi construído para atender as seguintes especificações:

- tensão de entrada:  $220V \pm 10\%$  cc;

- tensão de saída: 0-50V cc;
- corrente de saída: 0-10A cc;
- freqüência de chaveamento: 100kHz.

Assumindo:  $\Delta D=0,12$ , N<sub>p</sub>/N<sub>s</sub>=3, I<sub>L0</sub>=10A, V<sub>in(min)</sub>=198V e D<sub>(min)</sub> = 0, de (8) resulta: L<sub>r</sub>=15,56µH, descontando 3µH de indutância de dispersão, (18 espiras no núcleo EE 30/14 Thornton). Para C<sub>r</sub>=800pF, de (5) resulta: I<sub>L2</sub>=0,73A e para  $\Delta t_1$ =300ns e C<sub>p</sub>=200pF, de (6) resulta: I<sub>L1</sub>=0,73A.

Os principais parâmetros e componentes do estágio de potência são:



Fig. 15 - Diagrama de controle completo.

- chaves: MOSFET IRFP360;
- transformador: N<sub>p</sub>/N<sub>s</sub> = 3, N<sub>p</sub>=24 espiras e N<sub>s</sub>=8 espiras no núcleo de ferrite EE 55/21 Thornton;
- indutores auxiliares: 350µH, com o núcleo de ferrite EE 30/7 Thornton;
- diodo de grampeamento: MUR140;
- diodo de saída: MUR620;
- filtro de saída:  $L_0=360\mu$ H (núcleo de ferrite EE 55/21 Thornton),  $R_s=0,2\Omega$  e  $C_0=470\mu$ F com Rse=0,02 $\Omega$ ;
- resistência máxima de carga: R<sub>0</sub>=5Ω;
- resistência "shunt": Rt=5mΩ;
- circuito de controle: A=63V/V e V<sub>S</sub>=3V.

Do diagrama de Bode de (16), obtém-se:  $G_1=0,337V/V$  e  $\phi_1=-88^\circ$ . Para PM=85°,  $f_{Icross}=f_s/10=10$ kHz e  $C_1=1$ nF, de (20), (21) e (22) resulta:  $R_1=44k\Omega$  e  $R_2=130k\Omega$ . Usando o mesmo procedimento para a malha de tensão, com:  $G_2=1,1V/V$  e  $\phi_2=-86^\circ$ , e selecionando: PM=87°,  $C_2=10$ nF e  $f_{Vcross}=f_{Icross}/10=1$ kHz, resulta:  $R_3=115k\Omega$  e  $R_4=130k\Omega$ .

As formas de onda do estágio de potência para a condição de plena carga:  $V_0=5$ oV,  $I_0=10$ A e  $f_s=100$ kHz são mostradas nas Figs. 16 a 19. As formas de onda do primário do conversor são mostradas na Fig. 16.

As formas de onda dos MOSFETs são mostradas na Fig. 17. A tensão  $v_{AB}$  e a corrente no diodo de grampeamento podem ser vistas na Fig. 18. As formas de onda dos diodos de saída são mostradas na Fig. 19.

A operação do circuito de grampeamento pode ser verificada através da Fig. 20.





Fig. 16 - Formas de onda do primário do conversor, para plena carga: (a) v<sub>AB</sub> (100V/div) e i<sub>p</sub> (2A/div), e
(b) v<sub>AB</sub> (100V/div) e i<sub>Lr</sub> (2A/div); escala de tempo: 1,25µs/div.



Fig. 17 - Formas de onda dos MOSFETs, para plena carga: (a)  $v_{M3}$  (100V/div) e  $i_{M3}$  (2A/div), e  $v_{M4}$  (100V/div), e (b)  $i_{M4}$  (2A/div); escala de tempo: 1,25µs/div.



Fig. 18 - Tensão  $v_{AB}$  (100V/div) e corrente dos diodos de grampeamento  $i_{D2}$  (500mA/div), para plena carga; escala de tempo: 1,25µs/div.



Fig. 19 - Formas de onda do diodo de saída: v<sub>D3</sub> (50V/div) e i<sub>D3</sub> (5A/div), para plena carga; escala de tempo: 1,25µs/div.



Fig. 20 - Tensão no diodo de saída (50V/div):  $v_{D3}a$  sem, e  $v_{D3}b$  com circuito de grampeamento; escala de tempo: 500ns/div.

As formas de onda mostrando a resposta dinâmica do conversor para variações nas referências de tensão e corrente e para variações de carga, são mostradas nas Figs. 21 a 23.

A corrente de saída para um degrau na referência de corrente é mostrado na Fig. 21. A Fig. 22 mostra as formas de onda para um degrau na referência de tensão. As formas de onda de saída sob variação de carga são mostradas na Fig. 23.



Fig. 21 - Corrente  $I_{L_0}$  (2A/div) para um degrau de 4,6A para 9,2A na referência de corrente  $V_{Iref}$  (1V/div); escala de tempo: 25µs/div.



Fig. 22 - Formas de onda de saída para um degrau de 17,5V para 36V na referência de tensão:  $V_{Vref}$  (1V/div),  $V_0$  (10V/div),  $I_{L_0}$  (5A/div); escala de tempo: 500µs/div.

O rendimento  $\eta$  da fonte de alimentação ajustável em função de I<sub>0</sub> com V<sub>0</sub> como um parâmetro é mostrado na Fig. 24. O rendimento medido para V<sub>0</sub> = 50 V c I<sub>0</sub> = 10 A, foi de 95 %, que é muito superior ao obtido para o conversor com comutação dissipativa que foi de 83%.



 $\begin{array}{l} Fig. 23 - Formas de onde de saída para variação de carga, com \\ V_0 = 20V: (a) \ V_0 \ (1V/div) \ e \ I_{L_0} \ (2A/div) \ para \ um \ degrau \ de \ 2A \\ para 9A \ em \ I_{L_0}, e \ (b) \ V_0 \ (1V/div) \ e \ I_{L_0} \ (2A/div) \ para \ um \ degrau \\ de \ 9A \ to \ 2A \ em \ I_{L_0}; escala \ de \ tempo: 500 \mu s/div. \end{array}$ 



Fig. 24 - Rendimento da fonte de alimentação ajustável.

#### V. CONCLUSÃO

Este artigo apresentou uma fonte chaveada ajustável de alto desempenho e confiabilidade. Esta fonte utiliza um circuito de grampeamento para reduzir as oscilações e sobretensões nos diodos retificadores de saída. Para se obter comutação "ZVS" em toda faixa de carga foram incorporados indutores auxiliares no estágio de potência da fonte. Para possibilitar o ajuste de tensão e de corrente foi utilizado duas malhas de controle operando em cascata. A malha interna mantém a corrente de saída regulada num valor de referência, enquanto a malha externa mantém a tensão de saída constante num valor especificado, independente das variações de carga e da tensão de entrada. A confiabilidade desta fonte é aumentada pelo uso de somente dois CIs para implementação do circuito de controle. Os resultados experimentais demostram o alto desempenho desta fonte, e mostram a rápida atuação das malhas de controle.

### Referências

 K.H. Liu, R. Oruganti and F.C. Lee, "Resonant Switches - Topologies and Characteristics", IEEE - PESC, 1985, pp. 106-116,

[2] R.A. Fisher, K.D.T. Ngo and M.H. Kuo, "A 500kHz, 250W DC-DC Converter With Multiples Outputs Controlled by Phase-Shifted PWM and Magnetic Amplifiers", HFPC'88, pp. 100-110.

[3] L.H. Mweene, C.A. Write and M.S. Schlecht, "A 1kW, 500kHz Front-End Converter For Distributed Power Supply System", IEEE-APEC, 1989, pp. 423-432.

[4] J.A. Sabaté, V. Vlatkovic, R.B. Ridley, F.C. Lee and B.H. Cho, "Design Considerations for High-Voltage High-Power Full-Bridge Zero-Voltage-Switching PWM Converter", IEEE - APEC, 1990, pp. 275-284.
[5] R. Redl, N.O. Sokal and L. Balogh, "A Novel Soft-Switching Full-

[5] R. Redl, N.O. Sokal and L. Balogh, "A Novel Soft-Switching Full-Bridge DC/DC Converter: Design Considerations, and Experimental Results at 1.5kW, 100kHz", IEEE-PESC, 1990, pp. 162-172.

[6] I.D. Kin, E.C. Nho and G.H. Cho, "A Soft Switching Constant Frequency PWM DC/DC Converter With Low Switch Stress and Wide Lincarity", IEEE – IECON, 1990, pp.875-881.

[7] J.A. Sabaté, V. Vlatkovic, R.B. Ridley and F.C. Lee, "High-Voltage, High-Power, ZVS, Full-Bridge PWM Converter Employing an Active Snubber", IEEE - APEC, 1991, pp. 158-163.

[8] G. Hua, F.C. Lee and M.M. Jovanovic, "An Improved Zero-Voltage-Switched Resonant-Transition PWM Converter Using a Saturable Inductor", IEEE - PESC, 1991, pp. 189-194.

[9] J.L. Freitas Vieira, G. Gabiatti and Ivo Barbi, "On the Design and Experimentation of a High Performance 25/A48V Rectifier Unit", IEEE-INTELEC, 1992, pp.540-547.

[10] J.G. Cho, J.A. Sabaté and F.C. Lee, "Novel Full Bridge Zero-Voltage-Transition PWM DC/DC Converter for High Power Applications", IEEE-APEC, 1994, pp. 143–149.

 [11] Richard Redl, Laszlo Balogh and David W. Edwards, "Optimum ZSV Full-Bridge DC/DC Converter with PWM Phase-Shift Control: Analysis, Design Considerations and Experimentation", IEEE-APEC'94, pp. 159-165.
 [12] A. S. Kislovski, "Half-Bridge Power Processing Cell Utilizing a Linear Variable Inductor and Thyristor-Dual Switches", PESC'98, pp. 284-289.

[13] N. Mohan, T. M. Undeland, W. P. Robbins, "Power Electronics: Converters, Applications, and Design", Wiley & Sons, 2nd. Edition, 1995.

[14] V. Vlatkovic, J.A. Sabaté, R. B. Ridley, F.C. Lee and B.H. Cho, "Small-Signal Analysis of the Phase-Shifted PWM Converter," IEEE -Transactions on Power Electronics, Vol. 7, N° 1, January 1992, pp. 128-135.
[15] W. Tang, F.C. Lee and R. B. Ridley, "Small-Signal Modeling of Average Current-Mode Control," IEEE - Transactions on Power Electronics, Vol. 8, No. 2, April 1993, pp. 112 -119.

[16] S.Valtchev and B. Borges, "Improved Full Bridge Zero Voltage Switched Phase Shift DC/DC Converter Using a Secondary Clamped Inductor" IEEE – IECON, 1995, Vol. 1, pp. 258-264.

## DADOS BIOGRÁFICOS

Marcelo Brunoro, nasceu em Cachoeiro de Itapemirim, Espírito Santo em 05/08/71. Formou-se em Engenharia Elétrica pela UFES em 1994. Obteve o título de Mestre em Engenharia Elétrica pela UFES em 1997. É Instrutor do SENAI/ES onde atua também no Laboratório de Metrologia Elétrica. Seu interesse em pesquisa inclui fontes de alimentação chaveadas, acionamento de motores e metrologia elétrica.

José Luiz F. Vieira, nasceu em Muqui, Espírito Santo em 30/12/58. Formou-se em Engenharia Elétrica pela UFES em 1981. Obteve o título de Mestre pela COPPE/UFRJ em 1986 e o título de Doutor pela UFSC em 1993, ambos em Engenharia Elétrica. Atualmente, é professor titular da Engenharia Elétrica da UFES, onde atua desde 1982 desenvolvendo atividades de pesquisa e orientando trabalhos de graduação e pós-graduação. Scu interesse compreende conversoes estáticos e para correção de fator de potência e sistemas eletrônicos de iluminação. É membro do SOBRAEP, SBA e IEEE.